Новое поступление
Характеристики
*Текущая стоимость 67 342,29 уже могла изменится. Что бы узнать актуальную цену и проверить наличие товара, нажмите "Добавить в корзину"
| Месяц | Минимальная цена | Макс. стоимость | Цена |
|---|---|---|---|
| Mar-20-2026 | 80137.73 руб. | 84144.16 руб. | 82140.5 руб. |
| Feb-20-2026 | 79464.36 руб. | 83437.82 руб. | 81450.5 руб. |
| Jan-20-2026 | 66669.26 руб. | 70002.53 руб. | 68335.5 руб. |
| Dec-20-2025 | 78117.89 руб. | 82023.40 руб. | 80070 руб. |
| Nov-20-2025 | 68015.12 руб. | 71416.43 руб. | 69715.5 руб. |
| Oct-20-2025 | 76770.47 руб. | 80609.14 руб. | 78689.5 руб. |
| Sep-20-2025 | 76096.68 руб. | 79901.81 руб. | 77998.5 руб. |
| Aug-20-2025 | 75423.34 руб. | 79194.29 руб. | 77308.5 руб. |
| Jul-20-2025 | 74750.71 руб. | 78488.16 руб. | 76619 руб. |
Описание товара

Советы дружбы:
Этот продукт не поддерживает возврат товаров, не добросовестно покупатели не принимают, пожалуйста, обойдите!
Введение продукта:
Плата эксперимента по разработке-интерфейс adoptedPCI-E X4The, который обеспечивает удобство для пользователя для разработки автономных 100availablefpga IOInput-output, пользователь может проектировать и применять Подключаемый модуль, например внешний. A/DData, обработка изображений и другие системные приложения, без необходимости forPCI-EThere слишком много понимания интерфейса. Префикс = O
PCI-EX4Чип интерфейса usedPLXCorporatePLX8114BB13BIFull supportPCI-E префикс = ST1 1,0 AProtocol, внешний интерфейс top support133MThe частота работы, 64 ширина битной шины для поддержки максимальной скорости передачи 1066mbyte/Second peak burst.
CoreFPGAChip adoptionALTERAA new companyCYCLONE2FPGASeries,EP2C35F484C8,Capacity35000A логический макро-блок, эквивалентный стандартному контуру логических ворот, speed-8The скорость скомпилированной системы может быть восстановлена на 100мгц;
Без chargeALTERA QUARTUS2 6 инструментов разработки CD-ROM;
Режим поддержки платы разработки
Параметры производительности:
FPGAИнтерфейс внешней шины поддерживает 8, 16, 32, 64 битную шину данных, которая может напрямую подключаться к ЦП, SDRAM, FIFO, SRAM, чипу внешнего интерфейса и другим устройствам. FPGAВнешнее расширение 32/64M байт 64 бит SDRAM, максимальная рабочая частота 133M, 8 word burst mode; FPGAУвеличения доступного пространства 100 пользователей ввода-вывода, Поддержка 1,8 V, 2,5 V, 3,3 V внешний ввода-вывода входной и выходной стандартов;
Фактическая эффективность передачи данных тест:
Плата разработки протестирована на следующем ПК и работает нормально через:
В тесте производительности используется режим максимальной передачи. Размер блока EachDMA составляет 512K байт, согласно среднему расходу потока 5 секунд, Количество блоков DMA, передаваемых в течение одной секунды, рассчитывается. ЦПМатеринская плата памяти чипсет операционная система DMARead (хост-память toPCI-EX4 стороне) DMA запись (PCI-EX4 конец к хост-памяти) P4 2,8G 512M DDR2 945PL 800FsbWINXP 340 Мбит/сек. 450мб/сек. Область применения:Промышленная передача данных a/d, d/aData трансформация, обработка данных;
Multiple232/485 расширение, нет необходимости в external16C550,1C6Maximum availability12Serial port,
Inside16C550TheFIFOaccessible1Kbyte;
Мультиплексный переключатель количество входного/выходного расширения, расширяемый to64road;
PCIБуфер данных, шифрование данных;
Промышленный контроль;
Содержание CD-ROM:
FPGAВнутренний полный дизайн исходного кода и инструкции по эксплуатации;
Полный дизайн исходного кода водителя и инструкции по эксплуатации;
PCI-EСхема определяет данные документа.
Схема схемы и файлы pcblibrary.
Смотрите так же другие товары: