Макетная плата CY7C68013A 56 EZ USB FX2LP USB2.0 develoe модуль логического анализатора



Сохраните в закладки:

Цена:372,99RUB
*Стоимость могла изменится

Количество:


Новое поступление

Характеристики

Макетная плата CY7C68013A 56 EZ USB FX2LP USB2.0 develoe модуль логического анализатора

История изменения цены

*Текущая стоимость 372,99 уже могла изменится. Что бы узнать актуальную цену и проверить наличие товара, нажмите "Добавить в корзину"

Месяц Минимальная цена Макс. стоимость Цена
Mar-22-2026 443.58 руб. 465.62 руб. 454 руб.
Feb-22-2026 439.18 руб. 461.24 руб. 450 руб.
Jan-22-2026 368.57 руб. 386.41 руб. 377 руб.
Dec-22-2025 432.75 руб. 454.78 руб. 443 руб.
Nov-22-2025 376.6 руб. 395.11 руб. 385.5 руб.
Oct-22-2025 424.83 руб. 445.21 руб. 434.5 руб.
Sep-22-2025 420.98 руб. 441.54 руб. 430.5 руб.
Aug-22-2025 417.63 руб. 438.5 руб. 427.5 руб.
Jul-22-2025 413.77 руб. 434.28 руб. 423.5 руб.

Описание товара

Макетная плата CY7C68013A 56 EZ USB FX2LP USB2.0 develoe модуль логического анализатораМакетная плата CY7C68013A 56 EZ USB FX2LP USB2.0 develoe модуль логического анализатораМакетная плата CY7C68013A 56 EZ USB FX2LP USB2.0 develoe модуль логического анализатораМакетная плата CY7C68013A 56 EZ USB FX2LP USB2.0 develoe модуль логического анализатора


  • Cy7c68013a-56 чип: низкомощная версия, улучшенная 51 ядро, 16 Кб Программная область данных, 48 МГц основная частота, 480 Мбит/с высокоскоростной протокол передачи.
  • Прошивка EEPROM: Полная схема программирования системы используется для загрузки программ прошивки непосредственно с помощью USB кабеля.
  • Все GPIO вводятся через стандартный игольчатый разряд 2,54 мм, что очень удобно для учащихся, чтобы расширить дизайн самостоятельно.
  • С соответствующей прошивкой функции логического анализатора могут быть реализованы через основную плату.
  • Предоставьте схему схемы в формате PDF и соответствующий исходный код.

 

1. cy7c68013a-56 чип: низкомощная версия, улучшенная 51 ядро, 16 Кб Программная область данных, 48 МГц основная частота, 480 Мбит/с высокоскоростной протокол передачи, который соответствует спецификации USB2.0 и совместим с USB1.1.
2. Прошивка EEPROM: Полная схема программирования системы используется для загрузки программ прошивки непосредственно с помощью USB кабеля. Плата обеспечивает 16K (24LC128) программную память большой емкости (EEPROM), которая используется для хранения микропрограмм VID/PID и USB, удовлетворяя требованиям к пространству программы CY7C68013A.
3. Все GPIO вводятся через стандартный игольчатый разряд 2,54 мм, что очень удобно для учащихся, чтобы расширить дизайн самостоятельно.
4. С соответствующей прошивкой функции логического анализатора могут быть реализованы через основную плату.
5. Предоставьте схему схемы в формате PDF и соответствующий исходный код.

Список товаров:
1 * CY7C68013A USB основная плата

 

 

 


Смотрите так же другие товары: